您的位置:首页 » 实验报告答案 » EDA技术实用教程实验报告 » EDA技术实用教程 - Verilog HDL 版 第四版 实验报告及答案 (潘松 黄继业)

EDA技术实用教程 - Verilog HDL 版 第四版 实验报告及答案 (潘松 黄继业)

EDA技术实用教程 - Verilog HDL 版 第四版 实验报告及答案 (潘松 黄继业) - 封面

实验报告配套教材:

书名:EDA技术实用教程 - Verilog HDL 版 第四版
作者:潘松 黄继业 潘明
出版社:科学出版社

实验报告概述:

实验三 序列信号发生器与检测器设计 一、设计思路/原理图 根据实验要求,先设计序列发生器产生序列:0111010011011010;再设计检测器,检测串行信号:11010,若检测到11010信号,则输出“1”,没有检测到则输出“0”,并且将检测到的信号的显示出来。为简化设计,整个工程采用顶层文件+底层模块的设计方法。 1.序列信号发生器 序列信号是指在同步脉冲作用下循环地产生一串周期性的二进制信号。利用状态机设计,首先定义一个数据类型FSM_ST它的取值为st0到st15的16个状态。